ACBQ16TTE390M390M [KOA]
RC Network, Bussed, 0.8W, 39ohm, 0.000039uF, Surface Mount, 16 Pins, QSOP;型号: | ACBQ16TTE390M390M |
厂家: | KOA SPEER ELECTRONICS, INC. |
描述: | RC Network, Bussed, 0.8W, 39ohm, 0.000039uF, Surface Mount, 16 Pins, QSOP |
文件: | 总4页 (文件大小:359K) |
中文: | 中文翻译 | 下载: | 下载PDF数据表文档文件 |
R/C NETWORKS
表面実装形薄膜抵抗/コンデンサネットワーク
KOA’s Integrated Passive Components
KPC
■構造図ꢀConstruction
②
①
③
①ꢀシリコンウェハꢀꢀꢀSiwafer
②ꢀボンディングワイヤꢀBonding wire
③ꢀダイパッドꢀꢀꢀꢀꢀDie pad
④ꢀ端子ꢀꢀꢀꢀꢀꢀꢀꢀLead
④
⑤
⑤ꢀモールド樹脂ꢀꢀꢀꢀM olded resin
外装色:黒ꢀBody color:Black
■特長ꢀFeatures
●
シリコンウェハ上に形成された薄膜(金属皮膜)の抵抗及び抵抗コンデンサ集積アレイです。
●
●
●
●
●
●
●
●
●
●
●
業界
カスタム回路に対応し、レイアウトの柔軟性があります。
優れた相対性(安定性)を提供します。
集積化により、実装を含めたトータルコスト低減に効果があります。
リフローはんだ付けに対応します。
Thin film (metal film) Resistor and Resistor-Capacitor, Integrated Arrays formed on Sillicon Wafers.
High reliability with standard molded IC package. (SOIC, QSOP, TSSOP, SOT-23)
Custom circuits are available with flexible layout.
標準のモールドICパッケージを用いることにより信頼性を高めています。(SOIC、QSOP、TSSOP、SOT-23)
Provide excellent relativity (stability).
Higher integration saves board space and overall assembly costs.
Suitable for reflow soldering.
■用途ꢀApplications
●
アナログ計測、コンピュータ、データ通信
、ネットワーク、高速デジタル回路
●
●
●
オペアンプ、終端用(ターミネーション)、プルアップ/プルダウン、インピーダンス整合、ノイズ(EMI/RFI)フィルタ、ローパスフィルタ
Analog instrumentations, Computers, Data communications, Network systems, High speed digital circuits
Operational amplifiers, Terminations, Pull-up/pull-down, Impedance matching (balancing), Noise (EMI/RFI) filters, Low-pass filter
■参考規格ꢀReference Standards
IEC 60115-1 JIS C 5201-1 JIS C 5101-1
■回路構成ꢀCircuit Configurations
RIA
RBA
RBB
RDA
Pin n
Pin n
Pin n
Pin n
R
R
R
2
1
R
R
Pin 1
n/2
Pin 1
n/2
Pin 1
n/2
Pin 1
Num berofPins:n=16, 20
n/2
Num berofPins:n=8, 14, 16, 20, 24 Num berofPins:n=8, 14, 16, 20, 24 Num berofPins:n=8, 14, 16, 20, 24
RNX
RTX
RTY
ACA
Pin n
R
1
カスタム抵抗ネットワーク
Custom Resistor Networks
C
R
R
2
R 2
R
1
R 2
Pin 1
Num berofPins:n=8, 16, 20, 24
n/2
Num berofPins:n=3, SOT-23 Only
Num berofPins:n=3, SOT-23 Only
ACB
ACC
TFA
LFA
Pin n
Pin n
Pin n
Pin n
C
R
C
R
C
R
C
R
Pin 1
Pin 1
n/2
n/2
Pin 1
Num berofPins:n=8, 16, 20, 24
Pin 1
Num berofPins:n=8, 16, 20, 24
n/2
n/2
Num berofPins:n=8, 16, 20, 24
Num berofPins:n=8, 16, 20, 24
本カタログに掲載の仕様は予告なく変更する場合があります。御注文及び御使用前に、納入仕様書などで内容を御確認下さい。
Specificationsgiven herein m aybe changed atanytim e withoutpriornotice. Please confirm technicalspecificationsbefore you orderand/oruse.
www.koanet.co.jp
■品名構成ꢀType Designation
● 抵抗ネットワークꢀResistorNetworks:RIA, RBA, RBB
例ꢀExam ple
Old Type
RIA
RIA
Q20
Q20
F
TE
TE
B
B
B
B
1002
1002
New Type
T
E
回路記号
外形記号
抵抗温度係数
端子表面
材質
二次加工
公称抵抗値
絶対抵抗値許容差
抵抗温度係数
相対抵抗値許容差
Circuit Code
Package Symbol
T.C.R.
Terminal
Taping
Nominal
Resistance
Absolute
T.C.R.
Relative
-6
-6
(×10 /K) Surface Material
Resistance Tolerance (×10 /K) Resistance Tolerance
RIA :独立型抵抗ネットワーク
:Isolated resistornetwork
パッケージタイプ記号+ピン数
Package type sym bol+
Num berofpins
F:±25
G:±50
H:±100
T:Sn
TE:Plastic
em bossed
4桁表示
4 digits
B:±0.1%
C:±0.25%
D:±0.5%
F:±1%
T:±10
E :±25
C:±50
H:±100
B :0.1%
L:Sn/Pb
C :0.25%
D :0.5%
RBA:バス型抵抗ネットワーク
:Bussed resistornetwork
T16, T20, T24 :TSSOP
Q16, Q20, Q24:QSOP
N08, N14, N16:SOIC Narrow
W 16,W 20:SOIC W ide
F :1%
RBB:高速バス型抵抗ネットワーク
G :2%
3
桁表示
G:±2%
J:±5%
:
High speed bussed resistornetwork
空欄:指定なし
Nil:Notspecified
3 digits
● 抵抗ネットワークꢀResistorNetworks:RDA
例ꢀExam ple
Old Type
RDA
RDA
Q20
Q20
H
TE
TE
471J
471J
511J
511J
New Type
T
H
回路記号
外形記号
抵抗温度係数 端子表面材質
R2公称抵抗値及び許容差 抵抗温度係数
二次加工
R1公称抵抗値及び許容差
Circuit Code
Package Symbol
T.C.R.
(×10 /K) Surface Material
Terminal
Taping
Nominal Resistance
& Tolerance of R1
Nominal Resistance
& Tolerance of R2 (×10 /K)
T.C.R.
-6
-6
RDA:デュアル終端ネットワーク
:Dualterm inatornetwork
上記に同じ(T24、Q24、N14、N08除く)
Sam e asabove
(ExceptT24, Q24, N14, N08)
F:±25
G:±50
H:±100
T:Sn
TE:Plastic
em bossed
3桁表示 G:±2%
3 digits J:±5%
3桁表示 G:±2%
3 digits J:±5%
E:±25
C:±50
H:±100
L:Sn/Pb
● 抵抗ネットワークꢀResistorNetworks:RNX, RTX, RTY
例ꢀExam ple
Old Type
RNX
RNX
Q20
Q20
TE
TE
5001
5001
New Type
T
端子表面
Terminal
材質
回路記号
Circuit Code
外形記号
Package Symbol
二次加工
Taping
カスタム番号
Custom Code
Surface Material
T:Sn
RNX:カスタム抵抗ネットワーク
:Custom ResisterNetworks
RTX, RTY:
パッケージタイプ記号+ピン数
Package type sym bol+
Num berofpins
TE:Plastic
em bossed
L:Sn/Pb
SOT-23抵抗ネットワーク
SOT-23 ResisterNetworks
● 抵抗コンデンサネットワークꢀResistor/CapacitorNetworks:ACA, ACB, ACC, TFA, LFA
例ꢀExam ple
Old Type
ACB
ACB
Q20
Q20
TE
TE
330M
330M
470M
470M
New Type
T
端子表面
Terminal
Surface Material
材質
回路記号
Circuit Code
外形記号
Package Symbol
二次加工
Taping
公称抵抗値及び許容差
Nominal Resistance
& Tolerance
公称静電容量 及び許容差
Nominal Capacitance
& Tolerance
T:Sn
ACA:AC終端シングルコモン
:AC Term inatorsingle com m on
ACB:AC終端デュアルコモン
:AC Term inatordualcom m on
ACC:AC終端クアッドコモン
:AC Term inatorquad com m on
TFA :Tフィルタ
パッケージタイプ記号+ピン数
Package type sym bol+
Num berofpins
TE:Plastic
em bossed
3桁表示ꢀM :±20%
3 digits
3桁表示ꢀM :±20%
3 digits
L:Sn/Pb
Ex.
181:18×101=180pF
470:47×100= 47pF
T16, T20, T24 :TSSOP
Q16, Q20, Q24:QSOP
N08, N16:SOIC Narrow
W 16,W 20:SOIC W ide
:T Filter
LFA :L(タップ)フィルタ
:L(Tapped)Filter
テーピングの詳細については巻末のAPPENDIX Cを参照して下さい。
For further information on taping, please refer to APPENDIX C on the back pages.
カスタム品(回路)についてはお問い合わせ下さい。 Please inquire of us about your custom devices and circuits.
本カタログに掲載の仕様は予告なく変更する場合があります。御注文及び御使用前に、納入仕様書などで内容を御確認下さい。
Specificationsgiven herein m aybe changed atanytim e withoutpriornotice. Please confirm technicalspecificationsbefore you orderand/oruse.
www.koanet.co.jp
R/C NETWORKS
表面実装形薄膜抵抗/コンデンサネットワーク
KOA’s Integrated Passive Components
KPC
■定格ꢀRatings
● 抵抗ネットワーク、抵抗コンデンサネットワーク共通ꢀCom m on to both ResistorNetworksand Resistor/CapacitorNetworks
パッケージꢀPackage
TSSOP
T20
QSOP
Q20
SOIC
N16
SOT-23
S03
外形記号ꢀPackage Symbol
パッケージ定格電力 Package Power Rating
T16
T24
Q16
Q24
N08
N14
W16
W20
0.8W
1.0W
1.0W
0.8W
1.0W
1.0W
0.4W
0.6W
0.8W
1.0W
1.2W
0.2W
2
抵抗値範囲
10Ω~1kΩ
1.1kΩ~
定格電力ꢀ200m W /素子、PowerRating 200m W /ResistorElem ent*
2
Resistance Range
定格電力ꢀ 50m W /素子、PowerRating 50m W /ResistorElem ent*
最高使用電圧ꢀMax. Working Voltage 100V
√定‾格‾電‾力‾×‾公‾称‾抵‾‾抗‾値、但し、最高使用電圧を超えないこと。
√R‾a‾ted‾P‾ow‾er‾×‾No‾m‾ina‾lR‾es‾is‾tan‾ce‾V‾alu‾e, Rated Voltage should notexceed M ax. W orking Voltage.
定格電圧ꢀꢀꢀRated Voltage
定格周囲温度ꢀRated Ambient Temp. +70℃
使用温度範囲ꢀ Operating Temp. Range -40℃~+125℃
上記は複層基 板(EIA/JESD51)使用時の熱抵抗を基 準にしています。単層基 板を御 使用時にはお問い合わせいただき、負荷電力を軽減してお使い下さい。
*2)素子毎の負荷電力の合計が、パッケージ定格
電力を超えない条件で御 使用下さい。
Above ratings are based on the thermal resistances using a multi-layer circuit board (EIA/JESD51). For mounting on a mono-layer board, power derating shall be
needed. Please inquire of us about conditions.
*2)Total power consumption of all elements should not exceed the package power rating.
● 抵抗ネットワークꢀResistorNetworks
相対抵抗値許容差(オプション)
最小0.05%
端子数
Number
of Pins
抵抗温度係数
T.C.R.
(×10 /K)
抵抗値範囲および絶対許容差
Resistance Range(Ω)E24 and Absolute Tolerance
回路記号
Circuit Code
-6
相対T.C.R(. オプション)
B:±0.1% C:±0.25% D:±0.5% F:±1% G:±2%, J :±5%
-6
最小5×10 /K
T:±10
E:±25
C:±50
H:±100
T:±10
E:±25
C:±50
H:±100
T:±10
E:±25
C:±50
H:±100
510~100k
100~510k
Relative Resistance Tolerance (Optional)
Minimum 0.05%
8, 14, 16
20, 24
51~1M
51~1M
Relative T.C.R. (Optional)
30~1M
10~1M
-6
Minimum 5×10 /K
RIA
510~100k
510~100k
100~100k
51~200k
51~200k
1k~30k
30~200k 10~200k
RBA
RBB
8, 14, 16,
20, 24
100~100k
510~30k
51~200k
51~200k
30~200k 10~200k
端子数
Number
of Pins
抵抗温度係数
T.C.R.
(×10 /K)
抵抗値範囲および絶対許容差
Resistance Range(Ω)E24 and Resistance Tolerance
回路記号
Circuit Code
-6
B:±0.1% C:±0.25% D:±0.5% F:±1% G:±2%, J :±5%
E:±25
C:±50
H:±100
E:±25
C:±50
H:±100
T:±10
E:±25
C:±50
H:±100
R1=
.
RDA
RTX
16, 20
3
―
―
―
―
―
―
―
R1 :R2=1 :1~1 :4
150~10k
100~40k
51~50k
R1 :R2=1 :1~1 :2
パッケージ内トータル抵抗値最大50kΩ
M ax. totalresistance in a package 50kΩ
1k~40k
R1 :R2=1 :1~1 :10
100~150k
100~150k
51~200k
30~200k
RTY
3
パッケージ内トータル抵抗値最大200kΩ
M ax. totalresistance in a package 200kΩ
1k~150k
51~200k
● 抵抗コンデンサネットワークꢀResistor/CapacitorNetworks
抵抗値範囲
Resistance Range
(Ω)E12
抵抗値許容差
Resistance
Tolerance
静電容量 範囲ꢀCapacitance Range(pF)E12
静電容量 許容差
Capacitance
Tolerance
回路記号
TSSOP, QSOP
T20, Q20
SOIC-N, W
Circuit Code
T16, Q16
22~120
22~150
22~180
22~220
T24, Q24
N08,N16,W16,W20
ACA
ACB
22~100
22~150
M :±20%
22~220
22~220
M :±20%
ACC
22~120
22~220
TFA, LFA
回路、パッケージによっては更に高い抵抗値、静電容量も可能です。 Depending on the circuit and package, much higher resistances and capacitances are possible.
カスタム品(回路)についてはお問い合わせ下さい。 Please inquire of us about your custom devices and circuits.
本カタログに掲載の仕様は予告なく変更する場合があります。御注文及び御使用前に、納入仕様書などで内容を御確認下さい。
Specificationsgiven herein m aybe changed atanytim e withoutpriornotice. Please confirm technicalspecificationsbefore you orderand/oruse.
www.koanet.co.jp
■外形寸法ꢀDimensions
TSSOP, QSOP, SOIC-N, SOIC-W
SOIC-W
SOT-23
R
J
B
J
B
J
B
①or②
Pin 1
Pin 1
E
A
A
A
D
C
C
C
F
F
F
K
K
H
D
E
G
H
D
E
G
G
K
H
外形記号
Package
Symbol
T16
端子数
テーピングと包装数 Weight
Taping & Q'ty/Ree(l pcs) (g)
パッケージ
Package
寸ꢀ法ꢀDimensions(mm)
Number
of Pins A±0.2 B±0.2 C±0.2 D±0.1 E±0.1 F±0.1 G±0.1 H±0.2 J±0.2 K±0.1 R±0.2
TE
(1000pcs)
58
16
20
24
16
20
24
8
5.00
6.50
7.80
4.90
0.23
T20
TSSOP
QSOP
6.40 1.00 0.65
4.40
74
0.33
T24
86
0.25
Q16
0.20
1.47
0.84
76
Q20
0.635
0.20
―
2,500
125
129
73
8.66
Q24
0.66
0.53
0.18
0.11
5.99 1.60
3.81
N08
4.83
8.66
N14
SOIC-N
14
16
16
20
3
0.52
150
153
415
516
9
N16
9.91
1.27
10.36 2.40
0.41
0.44
W16
W20
S03
10.44
12.70
2.92
0.76
0.64
0.51
SOIC-W
SOT-23
0.23
0.13
7.62
1.30
0.76
―
1,000
3,000
2.30 0.95 1.91
■負荷軽減曲線ꢀDerating Curve
100
80
60
40
20
0
周
定格電力を軽減して御 使用下さい。
For resistors operated at an ambient temperature of 70℃ or above, a power
rating shall be derated in accordance with the derating curve on the left.
囲 70℃以上で使用される場 合は、左図に示す負荷軽減曲線に従って、
温度
-60 -40 -20
0
20 40 60 80 100120 140
70 125
周囲温度ꢀAm bienttem perature(℃)
■性能ꢀPerformance
試験項目
規格値ꢀPerform ance Requirem ents
試験方法
TestItem s
保証値ꢀLim it
代表値ꢀTypical
TestM ethods
抵抗値及び静電容量
Resistance & Capacitance
規定の許容差内
W ithin specified tolerance
―
―
抵抗温度係数
T.C.R.
規定値内
W ithin specified T.C.R.
+25℃/-40℃, +25℃/125℃
260℃±5℃, 10s±1s
はんだ耐熱性
Resistance to soldering heat
ΔR/R
ΔR/R
ΔR/R
±1%以内within
±1%以内within
±1%以内within
±1% 0.06%
±1% 0.03%
±1% 0.07%
端子強度
Term inalstrength
9.8N [1kgf],(SOT-23 0.98N [0.1kgf]), 10s
端子軸方向ꢀTerm inalaxisdirection
温度急変
Rapid change oftem perature
-40℃(30m in.)/+125℃(30m in.),
100サイクルꢀ100 cycles
抵抗コンデンサネットワークについては、測定誤差含め、
Ω)以内、 pF )以内とします。
ΔR/R±( 1%+1 ΔC/C±( 1%+1
カスタム品(回路)についてはお問い合わせ下さい。
Resistor/Capacitor Networks shall be within
Ω)and
ΔR/R ±( 1%+1
pF )including measurement errors.
ΔC/C within ±( 1%+1
Please inquire of us about your custom devices and circuits.
本カタログに掲載の仕様は予告なく変更する場合があります。御注文及び御使用前に、納入仕様書などで内容を御確認下さい。
Specificationsgiven herein m aybe changed atanytim e withoutpriornotice. Please confirm technicalspecificationsbefore you orderand/oruse.
www.koanet.co.jp
相关型号:
©2020 ICPDF网 联系我们和版权申明